技術セミナー・研修・出版・書籍・通信教育・eラーニング・講師派遣の テックセミナー ジェーピー

AI時代における3次元積層半導体/プリント回路基板を実現する回路・装置・パッケージ技術および補修技術の動き

AI時代における3次元積層半導体/プリント回路基板を実現する回路・装置・パッケージ技術および補修技術の動き

開催日

  • 2023年9月1日(金) 13時00分 17時00分

プログラム

 AI時代において半導体IC技術については、微細加工の限界、製造コストの上昇など、さまざまな制限事項が明らかになり、今後の集積向上が困難になっている。その解決方法の一つであるICデバイス積層実装技術は、3次元ICデバイスを縦方向に積層して実装集積する半導体デバイスへの期待が高まっている。
 そこで、3次元積層を実現する回路・装置・パッケージ技術について詳述する。このような基板において、仕様変更、設計ミス等により、回路変更が必要となった場合、ワイヤを後付けするような補修技術についての解決策を詳述する。

  1. 3次元積層を実現するための回路構成
    1. 製品企画と基本設計
    2. ブロック設計
    3. 詳細設計
    4. ファームウエア設計
    5. プリント基板設計
    6. 3次元IC積層システム設計
  2. 3次元積層を実現するための装置構成
    1. シリコン基板貫通電極 (TSV) の製造プロセス
    2. 各種ベアチップ組立技術
    3. 各種圧接接合フリップチップ技術
  3. 熱解析と3次元電磁解析型シミュレータ
    1. 有限要素法、熱解析法
    2. 3次元電磁解析型のシミュレータ
  4. 3次元積層を実現するためのパッケージング技術
    1. 世界の半導体システムにおける日本の製造装置・素材産業の強み
    2. 3次元ICチップ積層システムの要素技術
    3. 各社・期間で提唱されたSiP (System in Package) の3次元実装形態
    4. 3次元ICチップシステムの微細化の動き
  5. 3次元積層における補修技術
    1. 3次元ICチップ積層システムにおける補修布線ワイヤ技術
    2. ワイヤ積層ボンディング方法

講師

  • 小島 東作
    神奈川県立産業技術短期大学 制御技術科
    講師

主催

お支払い方法、キャンセルの可否は、必ずお申し込み前にご確認をお願いいたします。

お問い合わせ

本セミナーに関するお問い合わせは tech-seminar.jpのお問い合わせからお願いいたします。
(主催者への直接のお問い合わせはご遠慮くださいませ。)

受講料

1名様
: 49,000円 (税別) / 53,900円 (税込)
1口
: 60,000円 (税別) / 66,000円 (税込) (3名まで受講可)
本セミナーは終了いたしました。

これから開催される関連セミナー

開始日時 会場 開催方法
2024/5/16 半導体めっきの基礎とめっき技術の最新技術動向 オンライン
2024/5/17 半導体装置・材料のトレンドと今後の展望 オンライン
2024/5/21 チップレット集積技術の最新動向と要素技術展望 オンライン
2024/5/21 プラズマプロセスにおける基礎と半導体微細加工へのプラズマによるエッチングプロセス オンライン
2024/5/27 SiCパワー半導体の最新動向とSiC単結晶ウェハ製造の技術動向 オンライン
2024/5/28 先進半導体パッケージングの市場・技術動向と開発トレンド オンライン
2024/5/28 半導体用レジストの基礎、材料設計、プロセス、評価方法 オンライン
2024/5/29 5G、6Gに向けたFPCへのLCPの適用技術と破砕型LCP微細繊維フィルムの開発 オンライン
2024/5/29 ドライエッチングのメカニズムと最先端技術 オンライン
2024/5/30 半導体製造におけるシリコンウェーハのクリーン化技術・洗浄技術 オンライン
2024/5/30 半導体洗浄の基礎と洗浄機内の流れ・反応および洗浄法の評価方法 オンライン
2024/5/30 次世代半導体パッケージング・実装技術動向と市場展望 オンライン
2024/5/31 研磨プロセスの見える化と最適化およびアシスト加工 オンライン
2024/6/3 車載半導体の最新技術と今後の動向 オンライン
2024/6/7 半導体表面におけるウェットプロセスの基礎と最新動向 大阪府 会場
2024/6/10 SiCパワー半導体の最新動向とSiC単結晶ウェハ製造の技術動向 オンライン
2024/6/11 簡単な回路から始めるアナログ設計と実装の基礎 東京都 会場・オンライン
2024/6/11 ALD (原子層堆積) / ALE (原子層エッチング) 技術の基礎と応用 オンライン
2024/6/11 半導体用レジストの基礎、材料設計、プロセス、評価方法 オンライン
2024/6/12 半導体用レジストの材料設計とその評価 オンライン