技術セミナー・研修・出版・書籍・通信教育・eラーニング・講師派遣の テックセミナー ジェーピー

半導体パッケージ技術とチップレット集積の課題と展望

半導体パッケージ技術とチップレット集積の課題と展望

~FOWLP、3Dパッケージング、チップレット等の先端技術の現状と課題 / AMD, Intel, TSMC, Huawei, Samsung/Baidu等の各社事例 / 5G本格化・6Gを見据えた国の施策、半導体・関連企業の取り組みの現状・課題まで~
オンライン 開催

概要

本セミナーでは、半導体パッケージングについて取り上げ、半導体パッケージングの基礎から、最新の実装技術、それらを支えるシステム統合の考え方、業界動向、主要各社のチップレット戦略の比較、世界的な技術・ビジネス潮流について詳解いたします。

開催日

  • 2026年2月20日(金) 10時30分16時30分

受講対象者

  • 半導体メーカー・OSAT・材料・装置メーカーの技術者、開発者
  • 半導体実装に関係する研究者
  • 事業企画・技術戦略・マーケティング担当者
  • スタートアップ・新規事業担当者

修得知識

  • AI・HPC 時代における先端パッケージ技術の全体像を体系的に把握できる
  • Generative-AI から Physical-AI に至る応用領域の拡大、半導体パッケージに求められる要件
  • 最新の実装技術、それらを支えるシステム統合の考え方、業界動向
    • Fan-Out
    • 部品内蔵
    • 2.xD
    • So-IC/SoW
  • 複雑化する技術選択の基準
  • 主要各社のチップレット戦略の比較、世界的な技術・ビジネス潮流の俯瞰
    • Intel
    • TSMC
    • Samsung
    • Rapidus
    • NVIDIA
    • AMD など
  • 実用化・量産化におけるインターコネクト、インターポーザ、設計・検証などの課題
  • 研究開発や事業企画における判断の精度向上が期待される
  • 世代パッケージ技術に向けた視点と、技術ロードマップ構築に役立つ知見を得ることができる

プログラム

 本講演では、AI時代の急速な進展、特にGenerative-AIからAgent/Physical-AIへの展開を背景として、爆発的に増大する情報処理需要に半導体パッケージ技術がどのように応えるべきかを俯瞰する。まず、More Moore と More than Moore、SoC・So-IC・SoW といったシステム統合アプローチの比較を通じて、エレクトロニクス産業における水平分業化の進展と実装技術の位置づけを整理する。そのうえで、Fan-Out、部品内蔵技術、2.xD パッケージなど、新しい実装技術の潮流と各社の取り組みを概観し、AI時代が求める高帯域・低消費電力・高密度実装の要件を明確化する。
 続いて、注目を集めるチップレット統合技術について、その目指すゴール、システム性能・歩留まり・開発周期への効果を示すとともに、Intel、TSMC、Samsung、Rapidus、NVIDIA、AMD など主要プレイヤーの戦略を比較する。さらに、インターコネクション技術、配線・インターポーザ、テストおよび量産化の課題など、チップレット実装が直面する実際的な制約を整理し、今後の技術発展に向けた展望を示す。最後に、AI社会を支える先端パッケージ技術の役割と、エコシステム全体が共有すべき次の課題を総括する。
 本講演を受講することで、AI・HPC 時代における先端パッケージ技術の全体像を体系的に把握できる点が最大の成果となる。まず、Generative-AI から Physical-AI に至る応用領域の拡大を踏まえ、半導体パッケージに求められる要件を理解することを目指す。 Fan-Out、部品内蔵、2.xD、So-IC/SoW といった最新の実装技術や、それらを支えるシステム統合の考え方について、業界動向とともに整理することで、複雑化する技術選択の基準を習得する。さらに、Intel、TSMC、Samsung、Rapidus、NVIDIA、AMD など主要各社のチップレット戦略を比較することで、世界的な技術・ビジネス潮流を俯瞰することができる。加えて、実用化・量産化におけるインターコネクト、インターポーザ、設計・検証などの課題を総合的に把握できるため、研究開発や事業企画における判断の精度向上が期待される。講演後には、次世代パッケージ技術に向けた視点と、技術ロードマップ構築に役立つ知見を得ることができる。

  1. 背景
    1. AI時代の幕開け、Generative-AIからAgent/Physical-AIの実現を目指して
    2. 情報量の爆発的増大と先端半導体パッケージに求められる性能
    3. More Mooreか、More than Mooreか、SoCか、So-ICか、SoWか
  2. エレクトロニクス業界の現状
    1. 実装技術の変遷と現状
    2. System Integrationとは
    3. 水平分業化の加速、エレクトロニクス業界の現状と課題
  3. 新しい実装技術の潮流、各社の事例
    1. Fan-Out Package
    2. Embedded Technology (部品内蔵技術)
    3. 2.XD Package (2.0/2.1/2.3/2.5/3.5D)
    4. AI時代が求める実装技術
  4. 『チップレット』への取り組み
    1. CHIPLET Integration の目指すゴールとは
    2. CHIPLET Integrationの効果
  5. 事例にみるCHIPLET Integrationの現状
    1. Intel
    2. TSMC
    3. Samsung
    4. Rapidus
    5. NVIDIA
    6. AMD
    7. Others
  6. CHIPLET Integrationの課題
    1. どのように付けるか (Interconnection)
    2. どのように繋ぐか (Wiring/Interposer)
    3. 実用・量産のための課題は
  7. まとめ

講師

  • 西田 秀行
    NEP Tech. S&S ニシダエレクトロニクス実装技術支援
    代表

主催

お支払い方法、キャンセルの可否は、必ずお申し込み前にご確認をお願いいたします。

お問い合わせ

本セミナーに関するお問い合わせは tech-seminar.jpのお問い合わせからお願いいたします。
(主催者への直接のお問い合わせはご遠慮くださいませ。)

受講料

1名様
: 50,000円 (税別) / 55,000円 (税込)
複数名
: 25,000円 (税別) / 27,500円 (税込) (案内をご希望の場合に限ります)

案内割引・複数名同時申込割引について

R&D支援センターからの案内登録をご希望の方は、割引特典を受けられます。
案内および割引をご希望される方は、お申込みの際、「案内の希望 (割引適用)」の欄から案内方法をご選択ください。

「案内の希望」をご選択いただいた場合、1名様 45,000円(税別) / 49,500円(税込) で受講いただけます。
複数名で同時に申込いただいた場合、1名様につき 25,000円(税別) / 27,500円(税込) で受講いただけます。

  • R&D支援センターからの案内を希望する方
    • 1名様でお申し込みの場合 : 1名で 45,000円(税別) / 49,500円(税込)
    • 2名様でお申し込みの場合 : 2名で 50,000円(税別) / 55,000円(税込)
    • 3名様でお申し込みの場合 : 3名で 75,000円(税別) / 82,500円(税込)
  • R&D支援センターからの案内を希望しない方
    • 1名様でお申し込みの場合 : 1名で 50,000円(税別) / 55,000円(税込)
    • 2名様でお申し込みの場合 : 2名で 100,000円(税別) / 110,000円(税込)
    • 3名様でお申し込みの場合 : 3名で 150,000円(税別) / 165,000円(税込)

ライブ配信セミナーについて

  • 本セミナーは「Zoom」を使ったライブ配信セミナーとなります。
  • お申し込み前に、 Zoomのシステム要件テストミーティングへの参加手順 をご確認いただき、 テストミーティング にて動作確認をお願いいたします。
  • 開催日前に、接続先URL、ミーティングID​、パスワードを別途ご連絡いたします。
  • セミナー開催日時に、視聴サイトにログインしていただき、ご視聴ください。
  • セミナー資料は郵送にて前日までにお送りいたします。
  • 開催まで4営業日を過ぎたお申込みの場合、セミナー資料の到着が、開講日に間に合わない可能性がありますこと、ご了承下さい。
    ライブ配信の画面上でスライド資料は表示されますので、セミナー視聴には差し支えございません。
    印刷物は後日お手元に届くことになります。
  • ご自宅への書類送付を希望の方は、通信欄にご住所・宛先などをご記入ください。
  • タブレットやスマートフォンでも受講可能ですが、機能が制限される場合があります。
  • ご視聴は、お申込み者様ご自身での視聴のみに限らせていただきます。不特定多数でご覧いただくことはご遠慮下さい。
  • 講義の録音、録画などの行為や、権利者の許可なくテキスト資料、講演データの複製、転用、販売などの二次利用することを固く禁じます。
  • Zoomのグループにパスワードを設定しています。お申込者以外の参加を防ぐため、パスワードを外部に漏洩しないでください。
    万が一、部外者が侵入した場合は管理者側で部外者の退出あるいはセミナーを終了いたします。

これから開催される関連セミナー

開始日時 会場 開催方法
2026/1/6 半導体製造装置の基礎・トレンドと今後の展望 (2025年冬版) オンライン
2026/1/6 半導体製造装置・材料の技術トレンド、ニーズと求められる戦略 オンライン
2026/1/13 半導体装置・材料のトレンドと今後の展望 (2026年版) オンライン
2026/1/13 GAA覇権戦争とAIデータセンター経済圏の衝撃への羅針盤 オンライン
2026/1/19 負熱膨張材料の開発と熱膨張制御での応用 オンライン
2026/1/19 半導体洗浄技術の基礎知識および技術トレンド オンライン
2026/1/19 米中対立下の中国半導体産業の成長と日本企業への示唆 オンライン
2026/1/20 次世代パワー半導体とパワーデバイスの結晶欠陥評価技術 オンライン
2026/1/21 シリコンスラッジの回収と表面処理、応用 オンライン
2026/1/21 ダイヤモンド半導体の最前線と高性能パワーデバイスの開発・評価法 オンライン
2026/1/22 ダイヤモンド半導体の最前線と高性能パワーデバイスの開発・評価法 オンライン
2026/1/23 半導体・論理回路テストの基礎と応用 オンライン
2026/1/23 半導体プロセスにおける検査・解析技術の基礎と最新技術動向 オンライン
2026/1/26 半導体・論理回路テストの基礎と応用 オンライン
2026/1/26 半導体パッケージ基板のチップレット・Co-Packaged Opticsに向けた高周波実装設計 オンライン
2026/1/27 チップレット・光電融合時代に求められる半導体パッケージ基板設計 オンライン
2026/1/27 ALE (アトミック レイヤー エッチング) 技術の基本原理と開発事例および最新動向 オンライン
2026/1/28 半導体封止材用エポキシ樹脂・硬化剤・硬化促進剤の種類と特徴および新技術 オンライン
2026/1/29 半導体封止材用エポキシ樹脂・硬化剤・硬化促進剤の種類と特徴および新技術 オンライン
2026/1/29 先端デバイス集積化に向けた三次元集積実装技術とシリコン貫通電極および接合技術の技術開発動向 オンライン

関連する出版物

発行年月
2024/12/27 次世代高速・高周波伝送部材の開発動向
2024/11/13 世界のチップレット・先端パッケージ 最新業界レポート
2024/9/13 世界のAIデータセンターを支える材料・デバイス 最新業界レポート
2024/6/19 半導体・磁性体・電池の固/固界面制御と接合・積層技術
2024/4/30 次世代半導体用の難加工結晶材料のための超精密加工技術
2024/2/26 EUV (極端紫外線) 露光装置 技術開発実態分析調査報告書 (CD-ROM版)
2024/2/26 EUV (極端紫外線) 露光装置 技術開発実態分析調査報告書
2023/9/29 先端半導体製造プロセスの最新動向と微細化技術
2023/4/28 次世代半導体パッケージの最新動向とその材料、プロセスの開発
2022/11/29 半導体製造プロセスを支える洗浄・クリーン化・汚染制御技術
2022/10/31 半導体製造におけるウェット/ドライエッチング技術
2022/6/17 2022年版 電子部品市場・技術の実態と将来展望
2022/6/13 パワー半導体〔2022年版〕 (CD-ROM版)
2022/6/13 パワー半導体〔2022年版〕
2021/11/12 レジスト材料の基礎とプロセス最適化
2021/6/18 2021年版 電子部品・デバイス市場の実態と将来展望
2020/7/17 2020年版 電子部品・デバイス市場の実態と将来展望
2019/7/19 2019年版 電子部品・デバイス市場の実態と将来展望
2018/3/20 レジスト材料・プロセスの使い方ノウハウとトラブル解決
2018/1/10 SiC/GaNパワーエレクトロニクス普及のポイント