技術セミナー・研修・出版・書籍・通信教育・eラーニング・講師派遣の テックセミナー ジェーピー

先端半導体パッケージング・実装技術の研究開発動向

ECTC2024での発表を解説

先端半導体パッケージング・実装技術の研究開発動向

~最新の技術発表を、その特長・開発背景等を含めて解説 / チップレット/インターポーザ、ラージパネル、ハイブリッド接合、光電融合など~
オンライン 開催

概要

今回のセミナーでは、半導体パッケージングの最新動向を紹介し、2023年6月に終えたECTC2023の中からチップレット/RDLインターポーザ/Siブリッジ/FOWLP 、およびハイブリッド接合を中心にハイライトを行います。ECTC2023の総発表件数379件 (ポスター127件含む) から68件の注目発表をピックアップして解説する予定です。

開催日

  • 2024年9月20日(金) 13時00分 16時30分

受講対象者

  • 半導体後工程 (半導体パッケージング、半導体実装技術) に関する最新の研究発表の内容を知りたい方
  • 今年オンサイトで行われたECTC2024に参加できなかった方
  • 2024年10月にECTC2025に投稿し2025年2月にfull paperを書く予定の方

プログラム

 昨今、特に話題を集める半導体パッケージングですが、これに関連した数ある国際会議の中でも最も大きく最新の技術が発表されるのがECTC (Electronic Components and Technology Conference) です。
 今回のセミナーでは、半導体パッケージングの最新動向を紹介し、2024年5月に終えたECTC2024の中からチップレット/インターポーザやラージパネル、ハイブリッド接合および光電融合などを中心にハイライトを行います。ECTC2024の総発表件数389件 (ポスター137件含む) から83件の注目発表をピックアップして解説する予定です。

  1. ECTCの紹介と最近の研究動向、および用語の説明
    1. ECTCの発表件数の推移や国別/研究機関別投稿状況
    2. 先端半導体パッケージングの分類や動向
    3. ハイブリッド接合の概要
  2. チップレット/インターポーザ/ラージパネル 7件
    • Session 1: Advances in Fan-Out, Wafer-Level, and Panel-Level Packaging Technologies Enabling New Applications
      • Paper 1. How to Manipulate Warpage in Fan-Out Wafer and Panel Level Packaging
        (Fraunhofer IZM/TU Berlin)
      • Paper 4. 600 mm x 600 mm Fan-Out Panel Level Package (FOPLP) as an Alternative to Lead-Frame-Free Quad Flat No Lead (QFN) Package (NEPES/Deca)
      • Paper 5. Challenges and Analysis for Pitch 25 μm-100 μm Mixed Micro Bumps and Interconnection in Fan-Out Embedded and Interconnection in Fan-Out Embedded Bridge Die With TSV Package (FO-EB-TSV) (SPIL)
    • Session 7: Heterogeneous Integration: Systems Design, Signal & Power Delivery, and Process Optimization
      • Paper 1. Next Generation Large Size High Interconnect Density CoWoS-R Package (TSMC)
    • Session 16: Reliability of High-Density and High-Power Packages
      • Paper 2. Reliability Investigations of Advanced Photosensitive Polymer Based RDL Processes Protected by Inorganic Capping Layers (imec/Veeco)
    • Session 19: 3D Integration Copper-Copper Hybrid Bonding
      • Paper 6. 3.5D Advanced Packaging Enabling Heterogenous Integration of HPC and AI Accelerators
        (AMD)
    • Session 26: Chiplet Interconnect Design and Validation
      • Paper 7. Signal Integrity Designs at Organic Interposer CoWoS-R for HBM3-9.2Gbps High Speed Interconnection of 2.5D-IC Chiplets Integration (Global Unichip Corporation)
  3. ハイブリッド接合 70件
    • Session 2: Advanced Die-to-Wafer Hybrid Bonding for Heterogeneous Integration
      • Paper 1. Direct Die-to-Wafer Hybrid Bonding Using Plasma Diced Dies and Bond Pad Pitch Scaling Down to 2 μm (imec)
      • Paper 2. Multi-Functional Self-Assembled Monolayer (SAM) for Chip-to-Chip and Chip-to-Wafer Hybrid Bonding Yield Enhancement (Tohoku University/T-Micro/JX Metals)
      • Paper 3. 3D Heterogeneous IntegrationWith Sub-3 μm Bond Pitch Chip-to-Wafer Hybrid Bonding
        (Intel)
      • Paper 4. Novel Three-Layer Stacking Process With Face-To-Back CoW 6 μm-Pitch Hybrid Bonding
        (Sony)
      • Paper 5. Dielectric Stack Optimization for Die-Level Warpage Reduction for Chip-to-Wafer Hybrid Bonding (IME A*STAR)
      • Paper 6. Low Temperature Wafer Level Hybrid Bonding Enabled by Advanced SiCN and Surface Activation (Yokohama National University/TEL/SK Hynix)
      • Paper 7. A Study on D2W Hybrid Cu Bonding Technology for HBM Multi-Die Stacking (Samsung)
    • Session 8: Sub-Micron Scaling in Wafer-to-Wafer Hybrid Bonding
      • Paper 1. Study of Ultra Fine 0.4 μm Pitch Wafer-to-Wafer Hybrid Bonding and Impact of Bonding Misalignment (Sony)
      • Paper 2. 3-Layer Fine Pitch Cu-Cu Hybrid Bonding Demonstrator With High Density TSV for Advanced CMOS Image Sensor Applications (Grenoble Alps University/CEA-LETI)
      • Paper 3. Scaling Cu/SiCN Wafer-to-Wafer Hybrid Bonding Down to 400 nm Interconnect Pitch
        (imec)
      • Paper 4. Fine Pitch and Low Temperature Nanocrystalline-Nanotwinned Cu and SiCN-to-SiO2 Wafer-to-Wafer Hybrid Bonding (ITRI / Nanya Technology)
      • Paper 5. Single-Grain Cu μ-Joint Formation Directed by Selective Under-Seed-Metallurgy (USM) for Hybrid Bonding (Tohoku Univ./T-Micro/JCU)
      • Paper 6. 0.5 μm Pitch Wafer-to-Wafer Hybrid Bonding at Low Temperatures With SiCN Bond Layer
        (AMAT/EVG)
      • Paper 7. Development of Double Cantilever Beam Technique for Wafer-to-Wafer Bond Energy Measurement (Micron Technology)
    • Session 10: Novel 3D Integration and Hybrid Bonding Solutions
      • Paper 1. Investigation of Distortion in Wafer-to-Wafer Bonding with Highly Bowed Wafers
        (imec/EVG)
      • Paper 2. Development of 0.5 μm Pixel 3-Wafers Stacked CMOS Image Sensor With Through Silicon Deep Contact and In-Pixel Cu-to-Cu Bonding Process (Samsung)
      • Paper 3. Non-TCB Process Cu/SiO2 Hybrid Bonding Using Plasma-Free Hydrophilicity Enhancement With NaOH for Chip-to-Wafer Bonding (National Yang Ming Chiao Tung University / ITRI)
      • Paper 4. Novel Low Thermal Budget Bonding Using Single Wafer Thermal Processing System, Resulting in Excellent Wafer-to-Wafer Hybrid Bonding at sub 0.5um Pitch (AMAT)
      • Paper 7. D2W Hybrid Bonding System Achieving Both High-Accuracy and High Throughput With Minimal Configuration (Toray Engineering/Tohoku University/YNU/University of Tsukuba)
    • Session 11: Next-Generation Artificial Intelligence, Quantum Computing, and Secure Packaging
      • Paper 3. Fine Pitch Nb-Nb Direct Bonding for Quantum Applications
        (Grenoble Alps University/CEA-LETI)
    • Session 12: Artificial Intelligence and Advanced Modeling Approaches
      • Paper 4. Deep Convolution Neural Networks for Automatic Detection of Defects Which Impact Hybrid Bonding Yield (Adeia)
    • Session 15: Novel Materials and Process for Hybrid Bonding
      • Paper 1. Towards Standardization of Hybrid Bonding Interface: In-Depth Study of Dielectrics on Direct Bonding (Intel /Arizona State University/Washington State University)
      • Paper 2. Demonstration of Low Temperature Cu-Cu Hybrid Bonding Using a Novel Thin Polymer
        (Mitsui Chemicals)
      • Paper 3. Process Challenges in Thin Wafers Fabrication With Double Side Hybrid Bond Pads for Chip Stacking (IME A*STAR)
      • Paper 4. Development of Low Temperature Processable Polyimides for Organic Hybrid Bonding Applications (Toray / Toray Singapore Research Center)
      • Paper 5. Effect of (111) Surface Ratio on the Bonding Quality of Cu-Cu Joints
        (National Yang Ming Chiao Tung University)
      • Paper 6. Copper Microstructure Optimization for Fine Pitch Low Temperature Cu/SiO2 Hybrid Bonding (Grenoble Alps University/CEA-LETI)
      • Paper 7. Multi-Tier Die Stacking Through Collective Die-to-Wafer Hybrid Bonding
        (imec/Brewer Science/SUSS MicroTec)
    • Session 18: Radio Frequency Antenna-in-Package and Component Design
      • Paper 6. RF Modelling and Characterization of TSV and Inductive Links of Hybrid Bonding (imec)
    • Session 19: 3D Integration Copper-Copper Hybrid Bonding
      • Paper 1. A Study of Low Temperature SoIC Targeting 200 nm Bond Pitch (TSMC)
      • Paper 2. Low Resistance and High Isolation HD TSV for 3-Layer CMOS Image Sensors
        (Grenoble Alps University/CEA-LETI)
      • Paper 3. Integrated Hybrid Bonding System for the Next Generation Advanced 3D Packaging
        (AMAT/Besi)
      • Paper 4. Process Development and Performance Benefits of 0.64 μm-0.36 μm Pitch Hybrid Bonding on Intel Process (Intel)
      • Paper 5. Methodologies for Characterization of W2W Bonding Strength (imec)
      • Paper 7. Facile Wafer-to-Wafer Hybrid Bonding Integration at Sub 0.5 μm Pitch (IME A*STAR)
    • Session 21: Innovations in Polymer Packaging Materials
      • Paper 4. Low-Temperature Polymer Hybrid Bonding With Nanopaticulated Cu and Photosensitive Acrylic Adhesive (Daicel /T-Micro/Tohoku University)
    • Session 23: Novel Bonding Technology for Advanced Assembly Substrates and Integration
      • Paper 7. High-Throughput Characterization of Nanoscale Topography for Hybrid Bonding by Optical Interferometry (Adeia)
    • Session 26: Chiplet Interconnect Design and Validation
      • Paper 1. Impact of Pitch Scaling on 3D Die-to-Die Interconnects (imec)
    • Session 30: Process and Hybrid Bonding Modeling and Characterization
      • Paper 1. Modeling of Copper Hybrid Bonding Anneal (TEL)
      • Paper 3. Elucidating the Mechanism of Four Corner Voids in Chip-on-Wafer Hybrid Bonding (Sony)
      • Paper 6. Finite Element Modeling for Wafer-to-Wafer Direct Bonding Behaviors and Alignment Prediction (Samsung)
    • Session 32: Advancement in Copper Hybrid Bonding Technologies Common to Multiple Applications
      • Paper 1. A Microstructural Investigation of Sub-1 μm Copper Bonding Contact Structures in Die-to-Wafer Hybrid Bonding (State Univ. of New York at Binghamton/IBM)
      • Paper 2. Low-Temperature Cu-Cu Bonding Using <111>-Oriented and Nanocrystalline Hybrid Surface Grains (National Yang Ming Chiao Tung University / ITRI)
      • Paper 4. Achieving Sub-nm Copper Recess Controllability for Advanced 3D Integration: An Experimental and Atomic-scale Simulation Study on Wet Atomic Layer Etching Process
        (Samsung)
      • Paper 5. Quantifying the Electrical Impact of Bonding Misalignment for 0.5 μm Pitch Hybrid Bonding Structures (TEL America)
      • Paper 6. Liquid Surface Tension-Driven Chip Self-Assembly Technology With Cu-Cu Hybrid Bonding for High-Precision and High-Throughput 3D Stacking of DRAM
        (Tohoku Univ./Yamaha Robotics Holdings)
      • Paper 7. Wafer-on-Wafer-on-Wafer (WoWoW) Integration Having Large-Scale High Reliability Fine 1 μm Pitch Face-to-Back (F2B) Cu-Cu Connections and Fine 6 μm Pitch TSVs (Sony)
    • Interactive Session (これ以降はポスター発表です)
    • Session 37: Thermo-mechanical Stress and Reliability Analysis for Materials in Future Packaging
      • Paper 6. Multiphysics Overlay Modeling of Monolithic 3D Fusion and Hybrid Bonding Processes
        (EVG)
      • Paper 17. Thermal Transport Properties of Hybrid Bonding With Passivation
        (Seoul National University/Seoul National University of Science and Technology)
      • Paper 20. Method to evaluate the adhesion distribution on wafers (Sony)
      • Paper 21. Experimental and Numerical Investigation of Cu-Cu Direct Bonding Quality for 3D Integration (Sungkyunkwan University/BASF)
      • Paper 22. Atomistic Simulation Investigation of Various Plasma Surface Activations in SiCN Dielectric Bonding (TEL)
    • Session 38: Photonics, mm-Wave Applications & Emerging Technologies
      • Paper 14. All-Cu 3D Interconnects as an Alternative to Hybrid Bonding (Meisei University)
    • Session 39: Bonding Process and Analysis in Next-generation Interconnects
      • Paper 2. Hybrid Bonding Technology Chemical Mechanical Planarization Process Optimization Using Comprehensive 3D Modeling (AMAT/Synopsys)
      • Paper 5. A Study on the Surface Activation of Plasma Treatment for Hybrid Bonding Joint Interface (ASE)
      • Paper 7. Inverse Hybrid Bonding With Aluminum Oxide as Infill Using Atomic Layer Deposition
        (Georgia Tech./UCSD)
      • Paper 12. Low Temperature Nanocrystalline Cu/Polymer Hybrid Bonding With Tailored CMP Process (ITRI/Brewer Science)
      • Paper 15. Low Thermal Budget Fine-Pitch Cu/Dielectric Hybrid Bonding With Cu Microstructure Modifications (IME A*STAR)
      • Paper 21. Low Temperature Cu/SiO2 Hybrid Bonding With Protruding Copper Pads
        (Tsinghua University/SMIB: Semiconductor Technology Innovation Center (Beijing) Corporation)
      • Paper 22. Analysis of vacancies in Wafer-Bonding Interface Via Positron Annihilation Lifetime Spectroscopy (Sony)
      • Paper 23. Annealing Effects in Sub-8 μm Pitch Die-to-Wafer Hybrid Bonding
        (TEL America/Fraunhofer IZM/SkyWater Technology/BRIDG)
      • Paper 27. Aluminum-to-Aluminum and Aluminum-to-Copper Thermal Compression Bonding for Heterogeneous Integration of Legacy Dielets (UCLA)
      • Paper 29. Exploring Bonding Mechanisms of SiCN for Hybrid Bonding
        (Yokohama National University/imec/University of Tsukuba)
    • Session 40: Materials, Manufacturing and Assembly Techniques in Advanced Packaging Solutions
      • Paper 8. Comparison of Organic and Inorganic Dielectric Hybrid Bonding With Highly
        h4. 第111部.-Oriented Nanotwinned Cu (National Yang Ming Chiao Tung University)
      • Paper 13. Multi Chip Stacked Memory Module Development Using Chip to Wafer (C2W) Hybrid Bonding for Heterogeneous Integration Applications (IME A*STAR)
      • Paper 15. Fluidic Self Alignment for Hybrid Bonding Using Intel Process (Intel)
      • Paper 16. An Advanced Remote-Plasma Assisted Ozone-Ethylene-Radical (OER) Process for Cu-SiO2 Hybrid Bonding Yield Enhancement
        (Meiden Nanoprocess Innovations / Tohoku Univ.)
      • Paper 19. A CMP Process for Hybrid Bonding Application With Conventional / nt-Cu and SixNy / SixOy Dielectrics (Intel / AMAT)
      • Paper 26. Room-Temperature Hybrid Bonding of Via-Middle TSV Wafer Fabricated by Direct Si/Cu Grinding and Residual Metal Removal (AIST/Okamoto Machine Tool Works)
    • Session 41: Student Posters
      • Paper 1. Low Temperature Cu/SiO2 Hybrid Bonding Using Area-Selective Metal Passivation
        (Interface Metal) Technology for 3D IC and Advanced Packaging
        (National Yang Ming Chiao Tung University/ITRI)
  4. 光電融合 (Co-PKG) 6件
    • Session 3: Co-Packaged Optics
      • Paper 1. High Density Integration of Silicon Photonic Chiplets for 51.2T Co-packaged Optics
        (Broadcom/SPIL)
      • Paper 3. A surface-mount photonic package with a photonic-wire-bonded glass interposer as a hybrid integration platform for co-packaged optics
        (Sumitomo Electric/FICT/Tokyo Institute of Technology)
      • Paper 4. Development of all-photonics-function embedded package substrate using 2.3D RDL interposer for co-packaged optics (AIST/Kyocera)
      • Paper 5. Advanced 3D Packaging of 3.2Tbs Optical Engine for Co-packaged Optics (CPO) in Hyperscale Data Center Networks (Cisco Systems)
    • Session 22: Signal & Power Integrity for Advanced Packages and Systems
      • Paper 1. High Bandwidth and Energy Efficient Electrical-Optical System Integration Using COUPE Technology (TSMC)
    • Session 34: Photonics Integration, Materials, and Processes
      • Paper 3. A Compact Wafer-Level Heterogeneously Integrated Scalable Optical Transceiver for Data Centers (IME A*STAR/Marvell)
    • 質疑応答

講師

  • 福島 誉史
    東北大学 大学院 工学研究科 機械機能創成専攻
    准教授

主催

お支払い方法、キャンセルの可否は、必ずお申し込み前にご確認をお願いいたします。

お問い合わせ

本セミナーに関するお問い合わせは tech-seminar.jpのお問い合わせからお願いいたします。
(主催者への直接のお問い合わせはご遠慮くださいませ。)

受講料

1名様
: 32,400円 (税別) / 35,640円 (税込)
複数名
: 22,500円 (税別) / 24,750円 (税込)

複数名受講割引

  • 2名様以上でお申込みの場合、1名あたり 22,500円(税別) / 24,750円(税込) で受講いただけます。
    • 1名様でお申し込みの場合 : 1名で 32,400円(税別) / 35,640円(税込)
    • 2名様でお申し込みの場合 : 2名で 45,000円(税別) / 49,500円(税込)
    • 3名様でお申し込みの場合 : 3名で 67,500円(税別) / 74,250円(税込)
  • 同一法人内 (グループ会社でも可) による複数名同時申込みのみ適用いたします。
  • 受講券、請求書は、代表者にご郵送いたします。
  • 請求書および領収書は1名様ごとに発行可能です。
    申込みフォームの通信欄に「請求書1名ごと発行」とご記入ください。
  • 他の割引は併用できません。
  • サイエンス&テクノロジー社の「2名同時申込みで1名分無料」価格を適用しています。

アカデミー割引

教員、学生および医療従事者はアカデミー割引価格にて受講いただけます。

  • 1名様あたり 10,000円(税別) / 11,000円(税込)
  • 企業に属している方(出向または派遣の方も含む)は、対象外です。
  • お申込み者が大学所属名でも企業名義でお支払いの場合、対象外です。

ライブ配信セミナーについて

  • 本セミナーは「Zoom」を使ったライブ配信セミナーとなります。
  • お申し込み前に、 視聴環境テストミーティングへの参加手順 をご確認いただき、 テストミーティング にて動作確認をお願いいたします。
  • 開催日前に、接続先URL、ミーティングID​、パスワードを別途ご連絡いたします。
  • セミナー開催日時に、視聴サイトにログインしていただき、ご視聴ください。
  • セミナー資料は、PDFファイルをダウンロードいただきます。
  • ご自宅への書類送付を希望の方は、通信欄にご住所・宛先などをご記入ください。
  • タブレットやスマートフォンでも受講可能ですが、機能が制限される場合があります。
  • ご視聴は、お申込み者様ご自身での視聴のみに限らせていただきます。不特定多数でご覧いただくことはご遠慮下さい。
  • 講義の録音、録画などの行為や、権利者の許可なくテキスト資料、講演データの複製、転用、販売などの二次利用することを固く禁じます。
  • Zoomのグループにパスワードを設定しています。お申込者以外の参加を防ぐため、パスワードを外部に漏洩しないでください。
    万が一、部外者が侵入した場合は管理者側で部外者の退出あるいはセミナーを終了いたします。
本セミナーは終了いたしました。

これから開催される関連セミナー

開始日時 会場 開催方法
2024/12/6 半導体洗浄の基礎と要点、困ったときの対策 オンライン
2024/12/10 半導体基板へのめっき処理と密着性の向上、評価 オンライン
2024/12/10 半導体洗浄のメカニズムと汚染除去、洗浄表面の評価技術 オンライン
2024/12/10 半導体用レジストの特性および材料設計とその評価 オンライン
2024/12/10 これから訪れる本格的な生成AIブームとその羅針盤 東京都 会場・オンライン
2024/12/11 低誘電特性樹脂の技術開発動向と設計手法 オンライン
2024/12/11 シリコンパワー半導体の性能向上・機能付加の最新動向と今後の展望 オンライン
2024/12/16 半導体パッケージ技術の進化とそれを支える要素技術 オンライン
2024/12/16 半導体洗浄技術の基礎知識および技術トレンド オンライン
2024/12/17 ダイヤモンド半導体の現状・課題・最新動向 オンライン
2024/12/18 大気圧プラズマを用いたSi系機能薄膜の低温・高能率形成技術 オンライン
2024/12/18 半導体用レジストの特性および材料設計とその評価 オンライン
2024/12/19 パワー半導体用SiCウェハ製造技術の基礎・技術課題・開発動向 オンライン
2024/12/23 SiCパワーデバイスの現状と課題、高温対応実装技術 オンライン
2024/12/26 半導体製造における後工程・実装・設計の基礎・入門講座 オンライン
2024/12/26 PFAS規制の動向と半導体産業へ影響 オンライン
2025/1/8 車載半導体の基礎体系から開発環境・設計技術・量産品質確保の注意点 オンライン
2025/1/10 半導体先端パッケージに向けた実装技術、材料開発動向 オンライン
2025/1/14 先端半導体パッケージに対応する材料・実装技術の開発動向 オンライン
2025/1/15 SiCウェハの研磨技術と高速化、低ダメージ化 オンライン

関連する出版物

発行年月
2024/9/13 世界のAIデータセンターを支える材料・デバイス 最新業界レポート
2024/6/19 半導体・磁性体・電池の固/固界面制御と接合・積層技術
2024/4/30 次世代半導体用の難加工結晶材料のための超精密加工技術
2024/2/26 EUV (極端紫外線) 露光装置 技術開発実態分析調査報告書 (CD-ROM版)
2024/2/26 EUV (極端紫外線) 露光装置 技術開発実態分析調査報告書
2023/9/29 先端半導体製造プロセスの最新動向と微細化技術
2023/4/28 次世代半導体パッケージの最新動向とその材料、プロセスの開発
2022/11/29 半導体製造プロセスを支える洗浄・クリーン化・汚染制御技術
2022/10/31 半導体製造におけるウェット/ドライエッチング技術
2022/6/17 2022年版 電子部品市場・技術の実態と将来展望
2022/6/13 パワー半導体〔2022年版〕 (CD-ROM版)
2022/6/13 パワー半導体〔2022年版〕
2021/11/12 レジスト材料の基礎とプロセス最適化
2021/6/18 2021年版 電子部品・デバイス市場の実態と将来展望
2020/7/17 2020年版 電子部品・デバイス市場の実態と将来展望
2019/7/19 2019年版 電子部品・デバイス市場の実態と将来展望
2018/3/20 レジスト材料・プロセスの使い方ノウハウとトラブル解決
2018/1/10 SiC/GaNパワーエレクトロニクス普及のポイント
2014/10/31 炭化ケイ素半導体 技術開発実態分析調査報告書 (CD-ROM版)
2014/10/31 炭化ケイ素半導体 技術開発実態分析調査報告書